ナノテック (株) における PSII 法による DLC 薄膜の生成制御技術および DLC 膜 物性解析の研究成果です。

独創的な考えに基づいた既存技術の新たなる発展を求め、また産業界への貢献を念 頭に、弊社最新の基本技術を発表させて頂きます。以下研究は平成9年より平成12 年の4年間に渡る研究の抜粋です。また弊社社長はこの研究により日本大学理工学部 より学位(理学)を頂いております。基礎研究終了より3年経ち、現在弊社はこの研 究を基にし、生産技術へ発展させております。以前弊社技術を用いて、十分な成果を 得られなかったお客様、是非再度弊社最新技術をご活用ください。

ナノテックグループは DLC 加工および他薄膜、コーティング装置製造販売、PSII 電源製造販売、薄膜受託分析、薄膜測定機器販売を手がけており、お客様の技術相談 ならび共同研究等にも十分に対応させて頂く所存です。

論文抜粋

負パルスバイアスを利用したイオンビーム蒸着法によって生成した ダイヤモンド状炭素膜の特性

**キーワード**: DLC, イオンビーム蒸着, PSII, 密着力, 硬度, 耐久性 Keywords: DLC, Ion plating, PSII, Adhesion, Hardness, Durability

1.まえがき

ダイヤモンド状炭素(Diamond-Like Carbon; DLC)膜は 超硬度、低摩擦係数、耐摩耗性、耐食性、耐凝着性などの特 徴から電子部品、磁気記録媒体、光学レンズの保護膜、切削 工具、刃物、金型への成膜など幅広い分野にわたって実用さ れている<sup>(1)</sup>。炭素材料の代表的なものとして、グラファイト、 ダイヤモンドが挙げられるが、その結合状態によって結晶構 造が異なっている。これは炭素の電子が sp<sup>3</sup> 混成軌道 (ダイ ヤモンド)や sp<sup>2</sup> 混成軌道 (グラファイト)をとり得るため である。DLC は短距離秩序的には炭素間の結合が、このよ うな sp<sup>3</sup>、sp<sup>2</sup> の結合を持っていると考えられるが、マクロ 的な見方をすればアモルファス状の構造を持っている<sup>(2)</sup>。ま た成膜プロセスの違いにより機械的特性は大きく変化し、用 途に応じて広範囲で制御することができる。 成膜方法としては従来の方法として物理的蒸着(Physical Vapor Deposition; PVD)法、化学的気相成長(Chemical Vapor Deposition; CVD)法があり、レーザPVD 法のように 成膜速度は速いが大面積の薄膜形成が難しい方法、RF プラ ズマ CVD 法のように成膜速度は比較的遅いが大面積の薄膜 形成が可能なものなど、それぞれ特徴を備えている。著者等 は成膜速度が比較的速く、大面積の薄膜形成が可能な PVD 法の一種であるイオンビーム蒸着(Ion Beam Plating)法<sup>(3)</sup> を用いた。さらに膜の基板に対する密着力を上げる手段とし て プラズマソースイオン注入(Plasma Source Ion Implantation; PSII)法<sup>(4,5)</sup>の技術である基板に負パルスバ イアスを印加する方法を取り入れた。しかし、基板印加電圧 を従来のPSII法は数十 kVであるが我々は数 kVとした<sup>(6)</sup>。 この理由については密着力を向上させる目的としては数 kV で充分であることと、印加電圧を過大にすると DLC 膜 自身の構造を破壊してしまう恐れがあるためである。また、 PSII法はプラズマ源にRF放電を用いていることが多いが、 著者らは直流イオンソースを用いた。これによりプラズマの エネルギー分布関数が鋭くなり目的のエネルギー(sp<sup>3</sup>、sp<sup>2</sup> 結合を生成するためのエネルギー)のみを発生させることが 期待できる。この方法を我々は特に負パルスバイアスイオン ビーム蒸着(Negative pulse Biased Ion Beam Plating)法と 呼んでいる。

本稿では、負パルスバイアスイオンビーム蒸着法によって DLC を成膜する際に直流イオンソースのアノード電圧、基 板に印加する負パルスバイアスを変化させ、膜の化学結合状 態をラマン分光法、XPS、EELS などで測定し、精密金型の 保護膜を目的とし、耐摩耗性に優れた DLC 成膜方法を検討 した。



図 1 負パルスバイアスイオンビーム蒸着装置 Fig.1. Pulse Biased Ion Plating System

実験2.装置と方法

図 1 にイオンビーム蒸着装置(ナノテック社製; NANOCOAT500-NSP)の概略図を示す。作動ガスはベン ゼン(C<sub>6</sub>H<sub>6</sub>)で流量 20 sccm、気圧  $1.3 \times 10^2$  Pa になるように している。チャンバー内はロータリーポンプ及び分子ポンプ によって常に排気されるようになっている。プラズマ発生源 を直流イオンソースとし、基板に負パルスバイアスを印加す る。直流イオンソースはフィラメント(材質; Ta) アノー ド(材質; W)、リフレクター(材質; Mo)で構成されている。 基板ホルダーは 200 mm、材質 sus304 で、表面に物 性測定用としてシリコンウエハー25 mm × 25 mm(N型 = 5 · cm d=625 µm)の(100)面を表として 10 個、機械的 特性測定用としてハイス鋼(材質; SKD51) 10 mm × 10 mm を 5 個取り付けた。基板バイアスの周波数は 2 kHz、Duty 比は 5 ~ 30%とする。この条件において、イオンソースのア ノード電圧を 60~100 V、負パルスバイアスを 1.0~2.5 kV に変化させその状態でシリコン基板に 1 時間成膜する。成膜 した基板について機械的特性はスクラッチ法(CSEM 社製 REVETEST)、ボールオンディスク法(CSEM 社製 TRIBOMETER)、オージェ電子分析(Auger Electron Spectroscopy; AES, ULVAC PHI 社製 PHI-660型)、ダイ ナミック超微小硬さ試験機(CSEM 社製 NHT)、物性的特性 は顕微ラマン分光法(Raman Spectroscopy, RENISHAW 社 製 RAMASCOPE SYSTEM2000)、X 線光電子分光分析法 (X-ray Photoelectron Spectroscopy; XPS, 島津製作所製 ESCA-850)、電子線エネルギー損失分光法(Electron Energy Loss Spectroscopy; EELS, GATAN 社製 666PEELS)、透 過型電子顕微鏡(Transmission Electron Microscope; TEM, 日立製作所製 HF-2000)で評価し、膜厚については二干渉顕 微鏡(ニコン社製 OPTIPHOT)を用いて測定した。









## 3.実験結果と検討

<3.1> プロセス特性 図 2 に負パルスバイアス電圧に 対する電流波形を示す。基板電圧が印加された瞬間に電流が



dependency of peak and average current.

ピーク値を示し、その直後と電圧印加終了と共に緩和特性を 示している。図3にシース生成モデルを示す。♡^ (a)プラズ マ中に配置された試料に負の高電圧パルスが印加されたと き。(b)電子とイオンの質量差から電子は試料から急激に遠 ざかり、プラズマと試料の間には取り残されたイオンのみが 存在するイオンシースが形成される。初期に形成されるイオ ンマトリックスシース中のイオンは試料に向かって加速さ れ、イオンシースエッジが試料から離れると同時にシース内 にプラズマよりイオンが引き込まれる。イオンが引き込まれ る過程においてピーク電流が形成される。ここでイオンのエ ネルギー分布と負パルスバイアスあたりのイオンフラック ス量がプロセスのパラメータとして重要である。(c)ある時間 を経過すると定常的な状態となりチャイルドラングミュラ ー則が確立され、シースの存在がイオン注入を阻害する。ま た、電圧印加の終了と共にシースエッジは緩和特性を示しな がら試料表面に戻ってくる。パルスバイアスの場合、シース



Fig.5. The anode and substrate voltage dependency of thickness and deposit rate.



Fig.6. Result of Auger Electron Spectroscopy.

の発生、消滅が繰り返されるために直流に比べてイオン注入 効果は高い。

各成膜条件の基板ピーク電流・平均電流特性を図4に示す。 ピーク電流は電流波形のピーク24周期分の平均値、平均電 流は波形24周期(12ms)の平均値をとっている。この結果か らアノード電圧、基板電圧を上昇させるとピーク値、平均値 共に増加する傾向にあり、イオン打ち込み効果が促進されて. いると思われる。また、直流基板電圧時、基板電流はパルス ピーク電流の終了時後の平坦部電流(図2)に等しい。

図5に二光束干渉顕微鏡による膜厚の測定結果を示す。この結果からアノード電圧、基板電圧共に上昇させると膜厚は 厚くなる傾向にあった。成膜速度はアノード電圧100Vの時 が最速で12nm/minであった。

表1 DLC 膜の機械的特性

|              | DC   | Pulse |
|--------------|------|-------|
| 密着力 [N]      | 30   | 81    |
| 摩擦係数         | 0.07 | 0.13  |
| 摩耗寿命時間 [min] | 11   | 933   |
| 傾斜層 [nm]     | 4    | 16    |
| 硬度 [GPa]     | 27   | 21    |

Table.1. Mechanical Property of DLC Films.

<3.2> 機械的特性 表1にアノード電圧 60V、バイアス電圧 1.5 kV とし、基板に直流バイアスを印加する従来のイオンビーム蒸着法で作成した試料、負パルスバイアスイオンビーム蒸着法(Duty;30%)により成膜した試料のスクラッチ法(試料材質;バイス鋼、 膜厚;0.5 µm)、ボールオンディスク法(試料材質;Si、 膜厚;0.5 µm、ボール材質;Sic 荷重 10 N、周速;10 cm/s、半径 5 mm)による密着力と摩擦摩耗比較試験の結果を示す。摩耗寿命とは試料表面が露出し摩擦係数の急激な上昇が確認されるまでの時間である。直流バイアスによるイオンビーム蒸着法に対して負パルスバイアスイオンビーム蒸着法において作成した試料は密着力が約2.7倍である。ここで摩擦係数が約1.8倍に大きくなっているにもかかわらず、ボールオンディスク法による試料表面が露出する寿命時間が約85倍にも長くなって



図 7 基板電圧に対する硬度依存性 Fig.7.The substrate voltage dependency of hardness









Fig.9. X-ray photoelectron spectrum of DLC film.





いる。この原因は、直流バイアス法で生成した DLC 膜の摩 耗による試料表面の露出だけではなく、DLC 膜の試料から の剥離により試料の表面露出が生じていると考える。つまり ボールオンディスク法では数値的には耐摩耗性が向上され たように見えるが、この結果は耐摩耗性の向上ではなく、 DLC 膜の密着力向上による耐久性の向上だと考えられる。 図 6 は負パルスバイアスイオンビーム蒸着法において作 成した試料(試料材質; Si、膜厚; 0.5µm、スパッタレー ト; 4 nm/min)のオージェ電子分析結果であり、シリコン 基板に炭素が注入されている傾斜層の厚さを測定した結果 である。直流バイアス時に比ベパルスバイアス時は4倍と深 い傾斜層が形成されており、この傾斜層により密着力が向上 したと考えられる。なお、傾斜層の厚さは膜厚をSEMによ り観察した結果と比較して求めている。

図 7 に直流バイアスとパルスバイアスにより成膜した試料をダイナミック超微小硬さ試験機(荷重;1g、深さ;180 nm)により測定した結果を示す。直流時は基板電圧に対して減少特性を示す。パルスバイアスのDuty比および電圧の増加に伴い直流バイアス時の硬度に近づく傾向を示してくる。パルス方式と直流バイアス方式を併用することで、硬度を幅広く(8~31Gpa)制御できることが期待できる。



(a) 薄膜表層部

(b) 薄膜・基板境界部

(a) Surface of thin film
(b) Thin film at the border of substrate
図 10 TEM による電子線回折像

Fig.10. TEM diffraction patterns of DLC films.

<3.3>物性的特性 図 8(a)に直流バイアス DLC 膜のラマ ン分光波形を示す。(b)にパルスバイアス DLC 膜のラマン分 光波形を示す。直流 DLC 膜には一山の特徴的なブロードな ピークが得られ、パ ルス DLC 膜は二山化したブロードな 波形が得られる。この波形を4 成分分離法<sup>(8)</sup>により、崩れた (Disordered)グラファイトに起因する1360 cm<sup>-1</sup>の D ピーク、 グラファイト構造に起因する1560 cm<sup>-1</sup>の G ピーク、C - C 一重結合に起因する1150 cm<sup>-1</sup>、C=C 二重結合に起因する 1500 cm<sup>-1</sup>のピークに分離し、D ピークとG ピークの強度比 (面積比率) *IDc*を算出した。パルスで成膜した DLC 膜の ラマン分光結果は、直流で成膜した DLC 膜のラマン分光結 果に比べ D ピークが高くなっているために二山化する。

図9にパルスバイアスDLC 膜をXPSで C1s スペクトル (結合エネルギー: *Eb*=280~294 eV)について測定した結 果の一例を示す。図10にパルスバイアスDLC 膜の *Ior*のの アノード電圧および基板電圧による依存性を、ラマン分光、 XPS および EELS で測定した結果を示す。ラマン強度比は アノード電圧特性については増加から飽和傾向、基板電圧特 性については減少傾向となった。このD ピークはDLC 膜の ような長距離秩序の損失ばかりでなく、sp<sup>3</sup> 炭素原子と結合 することによって生じるグラファイト層構造の結合角不整 にも起因している。また XPS の測定結果より sp<sup>3</sup> 混成軌道 に特徴的な 285.6 eV のピークと sp<sup>2</sup> 混成軌道に特徴的な 284.5 eV のピークが見らる。これも波形分離し sp<sup>3</sup>/sp<sup>2</sup> ピー ク強度比として図 10 に示した。これについてもラマン強度 比と同じくアノード電圧特性においては増加、飽和傾向、基 板電圧特性については減少傾向となった。



Fig.11. Quadrupole mass spectrum of DC ion source plasma.

DLCのTEMによる電子線回折像について図 10(a)は薄膜 表層部、(b)は薄膜とSi基板の境界付近の結果を示す。表層 部については非晶質を示唆するハローな回折像が得られた が、境界部については結晶性の高い回折像が確認された。こ の回折像から求めた結晶面間隔は立方晶の(200)面で 0.201 nmであり、ダイヤモンドの(200)面の面間隔 0.1783 nm よ り約 13%大きく、SiC(200)面の面間隔 0.218 nm より約 8% 小さかった。この結果から成膜された DLC は非晶質部、単 結晶部の 2 層もしくは 2 層以上の積層構造をとっているこ とが考えられる。プラズマ中において C<sub>6</sub>H<sub>6</sub> からイオン化さ れた炭素は図 11 の四重極型質量分析計(Quadrupole Mass Spectrometer; Q-Mass, 日電アネルバ社製 AQA-100R)で 測定したマススペクトルより、軽いイオンから比較的重いイ



Fig.12. Electron energy loss spectrum of DLC film.

オンまで分布をもって存在している。この中で、軽いイオン についてはシリコン基板付近まで注入し単結晶部を構成す るが、重いイオンは注入まで至らずに薄膜表面に蒸着して非 晶質部を構成しているものと思われる。

基板電圧非晶質部の EELS 測定結果について炭素 K 殻コ アロススペクトルを図12に示す。このスペクトルにおいて 284 eV に微小なピークが存在し、290~300 eV 付近にブロ ードなピークが確認された。284 eV 付近に見られるピーク \*ピーク)は炭素 1s 軌道の電子の空 混成軌道への遷 ( 移によるエネルギー損失であり、 結合をもつ炭素原子が存 在することを示す。一方、290 eV 付近に見られるピーク( \*ピーク)は炭素の 1s 軌道から空 混成軌道への遷移によ るエネルギー損失である。また、290~380 eV の範囲に見ら れる微細振動構造は EXELFS と呼ばれ、この励起に対応す る炭素原子の周りの環境、つまり原子間距離などの情報が反 映されている<sup>(9)</sup>。この DLC には 284 eV のピークから 結 合、290 eV のピークにより 結合が存在していることを示 す。また、290 eV のピークがブロードであることから炭素 原子間の原子間距離が一定でないことを示している。これは 非晶質構造であるためと考えられる。また、今回 sp3/sp2比 を出すために \*ピークと \*ピークの強度*比 I( \*/ \*)*を算出 した。これについても前述のラマン強度比、XPS 強度比と 同じく、アノード電圧特性は増加から飽和傾向、基板電圧特 性については減少傾向が見られた。

これらのラマン強度比と XPS 強度比、EELS 強度比のアノ ード電圧特性、基板電圧特性についてまとめると、イオンソ ースのアノード電圧を上昇させると sp<sup>3</sup>/sp<sup>2</sup>比は増加から飽 和傾向を示し、基板電圧を上昇させると sp<sup>3</sup>/sp<sup>2</sup>比は直線的 に減少することが判明した。





Fig.13. Relationship between Raman spectrum, XPS and EELS intensity ratio and electron temperature.

図13のシングルプローブ法により測定した電子温度と各 種強度比の関係より、電子温度とラマン分光、XPS、EELS 強度比には直線的相関関係がある。

アノード電圧を増加させることにより、プラズマ中の炭素イ オンのうち軽いイオンが支配的になり、それがイオン注入さ れるため sp<sup>3</sup>/sp<sup>2</sup>比が増加し、また、基板電圧を増加させる とイオンの吸引力が強くなり、高エネルギーの軽イオンだけ でなく重いイオンも成膜してしまうため sp<sup>3</sup>/sp<sup>2</sup>比が減少す るものと思われる。

4.まとめ

今回は従来の直流バイアスイオンビーム蒸着法と負パル スバイアスイオンビーム蒸着法で作成した DLC 膜の機械的 特性、イオンソースのアノード電圧と基板に印加する負パル スバイアスを変化させ、膜の特性について検討した。これに よって以下のことが判明した。

- (1) 負パルスバイアスイオンビーム蒸着法によって成膜された DLC は直流バイアス時に比べ、密着力が 2.7 倍、耐久性が約 85 倍と飛躍的に向上した。また低硬度の DLC 膜の生成が可能となり、直流方式と併用することで硬度が幅広く(8~31 Gpa)制御可能となった。
- (2) アノード電圧を上昇させるとラマン分光、XPS、EELS 強度比、つまり sp<sup>3</sup>/sp<sup>2</sup> 比が増加し、基板電圧を増加さ せると sp<sup>3</sup>/sp<sup>2</sup> 比が減少する。
- (3) 負パルスバイアスイオンビーム蒸着法で作成した DLC 薄膜は非晶質部と単結晶部の2層または2層以上の積層 構造を持つ。
- (4) 膜厚についてはアノード電圧、基板電圧特性共に直線的 に増加する特性を示し、成膜速度はアノード電圧 100V の時が最速で 12nm/min であった。